Réseaux de Petri temporisés pour la synthèse de circuits pipelinés

Dans cette thèse, nous nous intéressons à l optimisation des ressources consommées par un circuit implémentant une loi de commande pour la charge de véhicules électriques sur FPGA. Tout d abord, nous proposons une nouvelle solution au problème de la synthèse de pipeline minimisant les bascules et ga...

Description complète

Enregistré dans:
Détails bibliographiques
Auteurs principaux : Parrot Rémi (Auteur), Roux Olivier Henri (Directeur de thèse, Membre du jury), Ghanes Malek (Directeur de thèse, Membre du jury), Briday Mikaël (Directeur de thèse, Membre du jury), Vernadat François B. (Rapporteur de la thèse, Membre du jury), Dupont de Dinechin Florent (Rapporteur de la thèse, Membre du jury), Taleb Miassa (Membre du jury)
Collectivités auteurs : Centrale Nantes 1991-.... (Organisme de soutenance), École doctorale Mathématiques et sciences et technologies de l'information et de la communication Rennes (Ecole doctorale associée à la thèse), Laboratoire des Sciences du Numérique de Nantes (Laboratoire associé à la thèse)
Format : Thèse ou mémoire
Langue : français
Titre complet : Réseaux de Petri temporisés pour la synthèse de circuits pipelinés / Rémi Parrot; sous la direction de Olivier Henri Roux et de Malek Ghanes et de Mikaël Briday
Publié : 2022
Accès en ligne : Accès Nantes Université
Note sur l'URL : Accès au texte intégral
Note de thèse : Thèse de doctorat : Informatique : Ecole centrale de Nantes : 2022
Sujets :