Fast and Accurate Performance Models for Probabilistic Timing Analysis of SDFGs on MPSoCs

L analyse temporelle est une étape très importante dans la conception d un système multiprocesseur sur puce (MPSoC) pour garantir que les contraintes de temps sont pleinement respectées avec une durée d analyse acceptable. Cependant, les interférences sur l accès aux ressources partagées des MPSoC e...

Description complète

Enregistré dans:
Détails bibliographiques
Auteurs principaux : Vu Hai Dang (Auteur), Le Nours Sébastien (Directeur de thèse), Pillement Sébastien (Directeur de thèse), Pierre Laurence (Président du jury de soutenance), Cucu Liliana (Rapporteur de la thèse), Verdier François (Rapporteur de la thèse)
Collectivités auteurs : Université de Nantes 1962-2021 (Organisme de soutenance), École doctorale Mathématiques et sciences et technologies de l'information et de la communication Rennes (Ecole doctorale associée à la thèse), Institut d'Électronique et de Télécommunications Rennes (Laboratoire associé à la thèse)
Format : Thèse ou mémoire
Langue : anglais
Titre complet : Fast and Accurate Performance Models for Probabilistic Timing Analysis of SDFGs on MPSoCs / Hai Dang Vu; sous la direction de Sébastien Le Nours et de Sébastien Pillement
Publié : 2021
Accès en ligne : Accès Nantes Université
Note sur l'URL : Accès au texte intégral
Note de thèse : Thèse de doctorat : Electronique : Nantes : 2021
Sujets :