CMOS circuit design, layout, and simulation

Détails bibliographiques
Auteur principal : Baker R. Jacob (Auteur)
Collectivité auteur : Institute of Electrical and Electronics Engineers (Éditeur scientifique)
Format : Livre
Langue : anglais
Titre complet : CMOS circuit design, layout, and simulation / R. Jacob Baker
Édition : 2nd ed.
Publié : New York : IEEE Press , cop. 2005
Description matérielle : 1 vol. (xxxiii, 1038 p.)
Collection : IEEE Press series on microelectronic systems
Sujets :
LEADER 01283nam a2200349 4500
001 PPN097426784
005 20240821055200.0
010 |a 0-471-70055-X 
020 |a US  |b 2004275960 
100 |a 20060228d2005 u y0frey0103 ba 
101 0 |a eng 
102 |a US 
105 |a a a 001yy 
200 1 |a CMOS circuit design, layout, and simulation  |b Texte imprimé  |f R. Jacob Baker 
205 |a 2nd ed. 
210 |a New York  |c IEEE Press  |d cop. 2005 
215 |a 1 vol. (xxxiii, 1038 p.)  |c ill.  |d 25 cm 
225 2 |a IEEE Press series on microelectronic systems 
300 |a "IEEE Solid-State Circuits Society, sponsor." 
320 |a Réf. bibliogr. Index. 
410 | |0 061064076  |t IEEE Press series on microelectronic systems 
606 |3 PPN029359201  |a MOS complémentaires  |x 027794725  |2 rameau 
606 |3 PPN027223221  |a Circuits intégrés  |x 027794725  |2 rameau 
606 |3 PPN033358540  |a Transistors MOSFET  |2 rameau 
676 |a 621.39/732  |v 22 
680 |a TK7871.99.M44  |b B35 2005 
700 1 |3 PPN067169341  |a Baker  |b R. Jacob  |f 1964-  |4 070 
712 0 2 |3 PPN026412217  |a Institute of Electrical and Electronics Engineers  |4 340 
801 3 |a FR  |b Abes  |c 20060228  |g AFNOR 
801 0 |b DLC  |g AACR2 
930 |5 441092105:286615908  |b 441092105  |a 621.381 52 BAK  |j f 
998 |a 455647