SYNTHESE DE MODELES VHDL DE HAUTE QUALITE DE CIRCUITS COMPLEXES POUR LA SIMULATION

LES CAPACITES D'INTEGRATION SUR UNE PUCE ELECTRONIQUE CROISSANT RAPIDEMENT, ON Y INTEGRE DES ARCHITECTURES DE PLUS EN PLUS COMPLEXES, ET MEME DES SYSTEMES COMPLETS (SYSTEMES SUR PUCE). CES SYSTEMES SONT COMPOSES DE BLOCS SOUVENT PRE-EXISTANTS. DE MANIERE A POUVOIR REUTILISER CEUX-CI, DES MODELE...

Description complète

Détails bibliographiques
Auteur principal : BOUCHARD FREDERIQUE (Auteur)
Collectivité auteur : Université de Nantes 1962-2021 (Organisme de soutenance)
Autres auteurs : Bakowski Przemyslaw (Directeur de thèse)
Format : Thèse ou mémoire
Langue : français
Titre complet : SYNTHESE DE MODELES VHDL DE HAUTE QUALITE DE CIRCUITS COMPLEXES POUR LA SIMULATION / FREDERIQUE BOUCHARD; SOUS LA DIRECTION DE PRZEMYSLAW BAKOWSKI
Publié : [S.l.] : [s.n.] , 1998
Description matérielle : 146 P.
Note de thèse : Thèse de doctorat : Sciences appliquées : Nantes : 1998
Sujets :
Particularités de l'exemplaire : BU Sciences, Ex. 1 :
Titre temporairement indisponible à la communication

BU Sciences, Ex. 2 :
Titre temporairement indisponible à la communication

LEADER 04612cam a2200661 4500
001 PPN04957972X
003 http://www.sudoc.fr/04957972X
005 20240829055200.0
029 |a FR  |b 1998NANT2069 
035 |a (OCoLC)490399679 
035 |a thS-00116916 
035 |a TC99-0249198 
035 |a DYNIX_BUNAN_355802 
100 |a 20000508d1998 |||||frey0103 ba 
101 0 |a fre  |d fre  |2 639-2 
102 |a FR 
105 |a ||||m ||||| 
181 |6 z01  |c txt  |2 rdacontent 
181 1 |6 z01  |a i#  |b xxxe## 
182 |6 z01  |c n  |2 rdamedia 
182 1 |6 z01  |a n 
200 1 |a SYNTHESE DE MODELES VHDL DE HAUTE QUALITE DE CIRCUITS COMPLEXES POUR LA SIMULATION  |f FREDERIQUE BOUCHARD  |g SOUS LA DIRECTION DE PRZEMYSLAW BAKOWSKI 
210 |a [S.l.]  |c [s.n.]  |d 1998 
215 |a 146 P. 
301 |a 1998NANT2069 
316 |5 441092104:181050625  |a Titre temporairement indisponible à la communication 
316 |5 441092104:181050633  |a Titre temporairement indisponible à la communication 
320 |a 134 REF. 
328 0 |b Thèse de doctorat  |c Sciences appliquées  |e Nantes  |d 1998 
330 |a LES CAPACITES D'INTEGRATION SUR UNE PUCE ELECTRONIQUE CROISSANT RAPIDEMENT, ON Y INTEGRE DES ARCHITECTURES DE PLUS EN PLUS COMPLEXES, ET MEME DES SYSTEMES COMPLETS (SYSTEMES SUR PUCE). CES SYSTEMES SONT COMPOSES DE BLOCS SOUVENT PRE-EXISTANTS. DE MANIERE A POUVOIR REUTILISER CEUX-CI, DES MODELES DE HAUT NIVEAU DESTINES A LA SIMULATION POUR LA VALIDATION DES SYSTEMES DOIVENT ETRE DISPONIBLES. CES MODELES NE REFLETANT PAS NECESSAIREMENT L'IMPLANTATION PHYSIQUE DES COMPOSANTS CORRESPONDANTS, ILS SONT QUALIFIES DE VIRTUELS. L'OBJET DE LA THESE EST DE PROPOSER UNE METHODOLOGIE FACILITANT LA MODELISATION DE COMPOSANTS ELECTRONIQUES NUMERIQUES REELS ET HAUTEMENT COMPLEXES (MICROPROCESSEURS, DSP, MICROCONTROLEURS) DANS UNE PERSPECTIVE DE REUTILISATION POUR LA CONCEPTION D'AUTRES CIRCUITS, ET DANS UN CONTEXTE DE PROTECTION DE LA PROPRIETE INTELLECTUELLE. L'ENSEMBLE DES INFORMATIONS NECESSAIRES AU DEVELOPPEMENT D'UN MODELE VIRTUEL DE COMPOSANT REEL PROVENANT DE SOURCES DE HAUT NIVEAU (FICHE DE DESCRIPTION OU DATASHEET DONNANT UNE VUE EXTERNE DU CIRCUIT) ET DE BAS NIVEAU (RESEAU DE PORTES LOGIQUES OU NETLIST DEVOILANT LA STRUCTURE PHYSIQUE DU COMPOSANT), NOUS PRECONISONS UNE DEMARCHE MIXTE, C'EST-A-DIRE UNE APPROCHE DESCENDANTE (DE LA DATASHEET VERS LE MODELE VIRTUEL) ALLIEE A UNE APPROCHE ASCENDANTE (DE LA NETLIST VERS LE MODELE VIRTUEL). LES CRITERES DE QUALITE PRIS EN COMPTE POUR UN TEL MODELE SONT : D'UNE PART, UNE GRANDE VITESSE DE SIMULATION ; D'AUTRE PART, UNE PRECISION SUFFISANTE PAR RAPPORT AU NIVEAU DE COMPATIBILITE REQUIS ENTRE LE MODELE ET LE CIRCUIT REEL ; MAIS EGALEMENT UNE CONFIDENTIALITE ASSUREE. NOTRE METHODOLOGIE A ETE APPLIQUEE A LA MODELISATION DE L'ADSP-21020, DSP D'ANALOG DEVICES. 
541 | |a SYNTHESIS OF HIGH QUALITY VHDL MODELS OF COMPLEX CIRCUITS FOR SIMULATION  |z eng 
608 |3 PPN027253139  |a Thèses et écrits académiques  |2 rameau 
610 1 |a SCIENCES APPLIQUEES : ELECTRONIQUE 
610 2 |a CONCEPTION ASSISTEE/SIMULATION/CIRCUIT INTEGRE/SYSTEME COMPLEXE/PROCESSEUR/REUTILISATION/CONFIDENTIALITE/COMPATIBILITE/METHODOLOGIE/MODELISATION/CIRCUIT NUMERIQUE/VHDL/COMPOSANT VIRTUEL/PROCESSEUR SIGNAL NUMERIQUE/CD 
610 2 |a COMPUTER AIDED DESIGN/SIMULATION/INTEGRATED CIRCUIT/COMPLEX SYSTEM/PROCESSOR/REUSE/CONFIDENTIALITY/COMPATIBILITY/METHODOLOGY/MODELING/DIGITAL CIRCUIT/DIGITAL SIGNAL PROCESSOR/CD 
686 |a 001.D.03.F.06.A  |2 tlt 
686 |a 620  |2 TEF 
700 1 |a BOUCHARD  |b FREDERIQUE  |4 070 
702 1 |3 PPN132513528  |a Bakowski  |b Przemyslaw  |4 727 
712 0 2 |3 PPN026403447  |a Université de Nantes  |c 1962-2021  |4 295 
801 3 |a FR  |b Abes  |c 20231217  |g AFNOR 
979 |a ECN 
979 |a SCI 
915 |5 441092306:181050609  |a 1142183756  |b 1142183756 
915 |5 441092306:181050617  |a -509753  |b -509753 
915 |5 441092104:181050625  |a 1160972185  |b 1160972185 
915 |5 441092104:181050633  |a 1160972178  |b 1160972178 
919 |5 441092306:181050609  |a 1142183756 
919 |5 441092306:181050617  |a -509753 
919 |5 441092104:181050625  |a 1160972185 
919 |5 441092104:181050633  |a 1160972178 
930 |5 441092306:181050609  |b 441092306  |a Th.1730 bis  |j u 
930 |5 441092306:181050617  |b 441092306  |a Th.1730  |j u 
930 |5 441092104:181050625  |b 441092104  |j g 
930 |5 441092104:181050633  |b 441092104  |j g 
991 |5 441092104:181050625  |a Exemplaire modifié automatiquement le 18-07-2024 18:19 
991 |5 441092104:181050633  |a Exemplaire modifié automatiquement le 18-07-2024 18:19 
998 |a 153330