SYNTHESE ET EVALUATION DES PERFORMANCES D'ARCHITECTURES POUR LE TRAITEMENT DU SIGNAL

LE TRAVAIL PRESENTE PROPOSE LA COMPARAISON DE DEUX SOLUTIONS D'IMPLEMENTATION MATERIELLE DES ALGORITHMES DE TRAITEMENT DU SIGNAL A PARTIR DES MEMES DONNEES ET DANS LE MEME ENVIRONNEMENT. LA SOLUTION RETENUE POUR CHAQUE ALGORITHME EST FONCTION DU CHOIX DE L'UTILISATEUR GUIDE PAR DES CRITERE...

Description complète

Détails bibliographiques
Auteur principal : Djigande Kola (Auteur)
Collectivité auteur : Université de Nantes 1962-2021 (Organisme de soutenance)
Autres auteurs : BAKOWSKI P. (Directeur de thèse)
Format : Thèse ou mémoire
Langue : français
Titre complet : SYNTHESE ET EVALUATION DES PERFORMANCES D'ARCHITECTURES POUR LE TRAITEMENT DU SIGNAL / KOLA DJIGANDE; SOUS LA DIRECTION DE P. BAKOWSKI
Publié : [S.l.] : [s.n.] , 1995
Description matérielle : 219 P.
Note de thèse : Thèse de doctorat : Sciences appliquées : Nantes : 1995
Sujets :
Particularités de l'exemplaire : BU Sciences, Ex. 1 :
Titre temporairement indisponible à la communication

BU Sciences, Ex. 2 :
Titre temporairement indisponible à la communication

LEADER 05119cam a22006491i 4500
001 PPN044020236
003 http://www.sudoc.fr/044020236
005 20240829055200.0
029 |a FR  |b 1995NANT2106 
035 |a 072546069  |9 sudoc 
035 |a (OCoLC)490287510 
035 |a thS-00096662 
035 |a TC96-0260187 
035 |a DYNIX_BUNAN_219997 
100 |a 19990313d1995 |||||frey0103 ba 
101 0 |a fre  |d fre  |2 639-2 
102 |a FR 
105 |a ||||m ||||| 
181 |6 z01  |c txt  |2 rdacontent 
181 1 |6 z01  |a i#  |b xxxe## 
182 |6 z01  |c n  |2 rdamedia 
182 1 |6 z01  |a n 
200 1 |a SYNTHESE ET EVALUATION DES PERFORMANCES D'ARCHITECTURES POUR LE TRAITEMENT DU SIGNAL  |f KOLA DJIGANDE  |g SOUS LA DIRECTION DE P. BAKOWSKI 
210 |a [S.l.]  |c [s.n.]  |d 1995 
215 |a 219 P. 
300 |a ECN (SEI/EP CNRS 0063) 
301 |a 1995NANT2106 
316 |5 441092104:179942352  |a Titre temporairement indisponible à la communication 
316 |5 441092104:179942360  |a Titre temporairement indisponible à la communication 
320 |a 103 REF. 
328 0 |b Thèse de doctorat  |c Sciences appliquées  |e Nantes  |d 1995 
330 |a LE TRAVAIL PRESENTE PROPOSE LA COMPARAISON DE DEUX SOLUTIONS D'IMPLEMENTATION MATERIELLE DES ALGORITHMES DE TRAITEMENT DU SIGNAL A PARTIR DES MEMES DONNEES ET DANS LE MEME ENVIRONNEMENT. LA SOLUTION RETENUE POUR CHAQUE ALGORITHME EST FONCTION DU CHOIX DE L'UTILISATEUR GUIDE PAR DES CRITERES DE PERFORMANCES ET DE COUT. LA METHODE UTILISEE CONSISTE: ? POUR LA PREMIERE SOLUTION, A FAIRE EXECUTER L'ALGORITHME PAR UN PROCESSEUR DE TRAITEMENT DU SIGNAL SYNTHETISE, ? POUR LA SECONDE SOLUTION, A ELABORER UN COMPOSANT DE TYPE ASIC (CIRCUIT INTEGRE SPECIFIQUE) REALISANT LA FONCTION DEFINIE PAR L'ALGORITHME ET SYNTHETISE DANS LES MEMES CONDITIONS QUE LE PROCESSEUR. L'IMPLEMENTATION DE LA PREMIERE SOLUTION QUALIFIEE DE LOGICIELLE/MATERIELLE A NECESSITE DANS UN PREMIER TEMPS, LA MODELISATION DU PROCESSEUR TMS320C10. TROIS MODELES DIFFERENTS ECRITS EN LANGAGE DE DESCRIPTION DU MATERIEL VHDL SONT ELABORES ET VALIDES. CETTE ETUDE NOUS PERMET DE DEGAGER UNE METHODE DE MODELISATION VHDL DE PROCESSEURS DE TRAITEMENT DU SIGNAL. DANS UN SECOND TEMPS, L'OUTIL COMPASS EST UTILISE POUR SYNTHETISER LE DERNIER MODELE MOYENNANT UNE REVISION DE LA DESCRIPTION VHDL COMME L'IMPOSE LE SYNTHETISEUR. ASSOCIE AU PROCESSEUR, UN COMPOSANT DE TYPE MEMOIRE PROGRAMME EST MODELISE PUIS SYNTHETISE. UN GENERATEUR DE CODE MACHINE EST DEVELOPPE AFIN DE TRADUIRE UNE DESCRIPTION ASSEMBLEUR ET DE CHARGER LA MEMOIRE PROGRAMME. L'IMPLEMENTATION DE LA SECONDE SOLUTION QUALIFIEE DE PUREMENT MATERIELLE A NECESSITE LE DEVELOPPEMENT D'UN OUTIL DE SYNTHESE HAUT NIVEAU. CET OUTIL SAISIT EN ENTREE LE PROGRAMME ASSEMBLEUR AYANT SERVI A LA SPECIFICATION DE L'ALGORITHME ET UN ENSEMBLE DE CONTRAINTES SUR LA NATURE ET LE NOMBRE DES RESSOURCES (UNITES FONCTIONNELLES) FOURNI PAR L'UTILISATEUR. A LA SUITE DES OPERATIONS DE CODAGE INTERMEDIAIRE, DE CONSTRUCTION D'UN GRAPHE DE FLOT DE CONTROLE ET DE DONNEES OPTIMISE, D'ALLOCATION ET D'ORDONNANCEMENT, L'OUTIL GENERE UNE DESCRIPTION VHDL AU NIVEAU TRANSFERT DE REGISTRES. CETTE REPRESENTATION DE SORTIE EST ENSUITE SYNTHETISEE MOYENNANT L'USAGE DE L'OUTIL PRECEDEMMENT EVOQUE. AFIN D'ATTENUER LE PROBLEME DE PORTABILITE AU NIVEAU DE LA DESCRIPTION D'ENTREE, UNE OUVERTURE SUR L'OUTIL DE CAO SPW (SIGNAL PROCESSING WORKSTATION), LARGEMENT UTILISE POUR LE TRAITEMENT DU SIGNAL A ETE EFFECTUEE. AINSI, NOTRE OUTIL PERMET UNE SPECIFICATION D'UN ALGORITHME SOUS FORME DE SCHEMA SAISI A L'AIDE DE SPW OU SOUS FORME D'UN PROGRAMME ASSEMBLEUR DU TMS320C30 QUE L'OUTIL SPW PEUT AUSSI GENERER 
541 | |a DIGITAL SIGNAL PROCESSING ARCHITECTURE SYNTHESIS AND PERFORMANCE EVALUATION  |z eng 
608 |3 PPN027253139  |a Thèses et écrits académiques  |2 rameau 
610 1 |a SCIENCES APPLIQUEES : TELECOMMUNICATIONS ET THEORIE DE L'INFORMATION 
610 2 |a TRAITEMENT SIGNAL/IMPLEMENTATION/CIRCUIT INTEGRE/CIRCUIT A LA DEMANDE/SYNTHESE CIRCUIT/VHDL 
610 2 |a SIGNAL PROCESSING/IMPLEMENTATION/INTEGRATED CIRCUIT/CUSTOM CIRCUIT/CIRCUIT SYNTHESIS 
686 |a 001.D.04.A.04.H  |2 tlt 
686 |a 620  |2 TEF 
700 1 |3 PPN231297505  |a Djigande  |b Kola  |f 19..-....  |4 070 
702 1 |a BAKOWSKI  |b P.  |4 727 
712 0 2 |3 PPN026403447  |a Université de Nantes  |c 1962-2021  |4 295 
801 3 |a FR  |b Abes  |c 20231217  |g AFNOR  |h 072546069 
979 |a ECN 
979 |a SCI 
915 |5 441092306:179942344  |a 1142003047  |b 1142003047 
915 |5 441092104:179942352  |a 1160628839  |b 1160628839 
915 |5 441092104:179942360  |a 1160628846  |b 1160628846 
919 |5 441092306:179942344  |a 1142003047 
919 |5 441092104:179942352  |a 1160628839 
919 |5 441092104:179942360  |a 1160628846 
930 |5 441092306:179942344  |b 441092306  |a TH 1568 BIS  |j u 
930 |5 441092104:179942352  |b 441092104  |j g 
930 |5 441092104:179942360  |b 441092104  |j g 
991 |5 441092104:179942352  |a Exemplaire modifié automatiquement le 18-07-2024 18:11 
991 |5 441092104:179942360  |a Exemplaire modifié automatiquement le 18-07-2024 18:11 
998 |a 175209